Skip to content

Capítulo 2: De un bit a datos. Fport

Juan Gonzalez-Gomez edited this page Aug 11, 2015 · 20 revisions

Ejemplos de este capítulo en github

Introducción

Ahora en vez de 1 bit sacaremos 4, y los mostraremos por los leds. Se trata de un valor fijo, que está "cableado por hardware". Si queremos visualizar otro número por los leds, habrá que sintentizar otro circuito.

Imagen 1

Este componente lo denominaremos Fport (Fixed port). Tiene un bus de salida de 4 bits, etiquetado como data, que está cableado al valor binario 1010

Fport.v: Descripción del hardware

Este circuito es muy parecido al del tutorial anterior (setbit.v) pero en vez de tener 1 bit de salida tiene 4. Se describe así:

//-- Fichero Fport.v
module Fport(output [3:0] data);

//-- La salida del modulo son 4 cables
wire [3:0] data;

  //-- Sacar el valor por el bus de salida
  assign data = 4'b1010; //-- 4'hA

endmodule

La salida ahora es un array de 4 cables. Esto se denota poniendo [3:0] delante del nombre. Para realizar la asignación escribimos el número en binario usando la notación de Verilog: Primero el número de bits, luego el carácter ', a continuación la base del número (b para binario) y por último los 4 dígitos binarios. Este mísmo número se podría expresar mediante un único dígito hexadecimal mediante: 4'hA. También lo podriamos poner en decimal como 4'd10

Síntesis en la FPGA

Imagen 2

Clone this wiki locally